8-
i
SQ
R
o
1
00
n4 _44
1.n
\.!
1\.,1.....
!J
X X
Nótese que las condiciones de no importa se han considerado como ceros, lo que
nos conducirá al uso de dos compuertas NOR.
Q'"
=
RQ+
lis
Ecuación de salida básica obtenida del mapa tomando
X=O.
Q'"
=
(R(
Q
+
S»)
La ecuación no se altera si la negamos dos veces.
Q'"
=
(R
+
(Q
+
S))
Apl icando leyes de D'Morgan a la ecuación, vemos que
pueden emplearse dos compuertas NOR (figs. 1 y 2) .
R
}--....----- 0(1+ 1)
~
R
+
(S
+
O)
S
~S + O
Figura 1: Flip-flop RS de lógica posit iva.
Para amarrar las entradas a ceros
(O
estado inactivo en lógica positiva), se
agregan dos resIstencias conectadas a
O
vo lts para que al tener ni veles lógicos altos
( 1) no existan cortos ci rcuitos.
R
.~
Q
~
I
~
S
Figura 2: Diagrama lógico del Flip-Flop
RS
con compuertas
NOR .
R
s
O
Q'
rLfl
Figura 3: Diagrama de tiempos del Flip–
Flop RS de lógica positiva con
compuertas NOR.
página
1-3