YQ
x
00
O
O
1
O
D
=
XEa
y
Ea
Q,
Z; = B;_,
Z¡. ¡ = B¡
01
11
10
-
1
1
11
O
1
O
~
B( t ) = Q, ( t + 1 )=X' (Y+Q, ) + YQ,
T = X'YZ' + XV' Z
YQ
x
00
01
11
10
O
O
O - O
1
1
O
1
O
O
A continuación, presentamos el diagrama lógico del restador serial, utilizando, registros
y
Flip-Flops T, de manera análoga al desarrollo del sumador serial:
L
rnll
1
SN 74 1 94
"
3 NANO
f-----
3 NANO
ro
y()()(
f?
Q
O
o¡l=j
FFs T
v
'-t-tln=::::::J
rl
I
>- -
l
r---''---'---'----,
I
CONTROL .
'1
~
CONTAD .
1 l
Figura No. IS: Diagrama lógico del restador serial.
1-
En este caso, notamos que el circuito funciona de acuerdo a la definición de la función de
transición, en la función D, función de salida que se involucra directamente con las entradas
y
los estados del sistema mismo _
página
2-22
.
,