8.21.
8.22.
a) Derive la tabla de estado para el diagrama ASM en la figura para
el
problema
8.20.
b) Diseñe el control con tres flip flops D, un decodificador
y
compuertas.
c) Diseñe el control con un registro
y
un PLA. Liste la tabla de programa PLA.
a) Derive una tabla mostrando las condiciones de entrada del multiplexor para
el
control especificado en el diagrama del problema 8.20.
b) Diseñe el control con tres multiplexores, un registro con tres flip ilops,
y
un
decodificador 3 x 8.
Tabla para los problemas 8.21.
y
8.22.
EstJIdo
Presente
Controles
Estado Sl2uienle
Flio - Floos
Multiolexores
Edo.
A. A ,
An
X
Y
F
E
A,
A,
An
O,
O,
On
2
J
O
O
O
O
O
O
X
X
O
O
O
O
O
O
TO
O
O
O
O
I
X
X
O
I
O
O
I
O
O
ITO
X
O
O
O
I
X
X
X
O
O
I
O
O
I
T,
O
O
I
X
X
X
X
O
I
O
O
I
O
O
I
O
T2
O
I
O
X
X
I
X
O
I
I
O
I
I
F' F
F
O
I
O
X
X
O
X
I
O
O
I
O
O
T,
O
I
I
X
X
X
X
O
O
O
O
O
O
O
O
O
T,
I
O
O
X
X
X
O
I
I
()
I
I
O
I
E'
E
I
O
O
X
X
X
I
I
O
I
I
O
I
T.
I
O
I
X
X
X
X
O
O
O
O
O
O
O
O
O
T.
I
I
O
X
X
X
X
I
I
I
I
I
I
I
I
I
T.
I
I
I
X
X
X
X
O
O
O
O
O
O
O
O
O
Circuito con flip - flops tipo D
v
~
'"
~
T!
U
,.
T
~
W
S IN
O~
Ti
I
t4
,
>--
Lf.r
v
.0
Ir-!.
,
I
Ir-'
••
~D
..
co
310:81
Ln
4 IN OR
t:::::!:...
"
~
I
(l~
página
3-43
1...,123,124,125,126,127,128,129,130,131,132 134,135,136,137,138,139,140