Estas consideraciones nos llevan a reali zar algunas modificaciones en el circuito
para un contador binario . Los pulsos de cuenta continúan llegando al primer flip–
flap
y
la salida del mismo es el reloj del segundo flip-flop . Como Q, se
complementa cada vez que
Q,
va de 1 a O, esta condición prevalece para esta pareja
de flip-flops. Se debe agregar una compuerta AND en la entrada
J
del último flip–
flap dado que cuando
Q,
o
Q,
son 1
Q,
se complementa. Además, una vez que esto
ocurre debe complementarse
Qo
para que se dé e l cambio real de
Q"
por eso el reloj
del último flip-flop es la salida del primero. En tanto permanecerá en cero debido a
une su entrada K es l
y
la entrada
J
es
o.
Esto a su vez pennite que el flip flap del
segundo bit se esté complementando hasta que el último flip-flop tiene en su salida
Q un uno . El diagrama lógico de este contador se muestra a continuación.
Reloj
s
Figura 26: Diagrama lógico del contador BDC no sincrono.
página
1-31