Diagrama de tiempos donde se muestra la secuencia de un control TO, TI
y
T2 para el control
del sumador serial de dos números de 4 bits en la unidad
JI.
T2 representa la palabra de control donde
existen 4 pulsos de reloj para desplazar a la derecha los 2 registros 74LS194 de 4 bits cada uno
y
efectuar la suma.
Reloj
=
Clk
TO
TI
T2
Si T2= 1YZ=O
existen
4
pulsos
de reloj.
,.
L
..
...
.. :.. .:... :... :... :... i
..
.,
:
,
.
..
, I
.,: I
.
:
..
:
...
:
...
:
......... .
..'
,
;-';;".
.- .....- -
"Oio""':''':
Analizador de estados lógicos mostrando los tiemposTi del control sumador serial.
Simulación del sumador serial en EWB 4 con la serie 74LS integrada.
~
-,
JrO(D
, 9
111
--'
¡~:' .~:;~
~
"
C';"
(
)
1
~~
4:l
() O
c;¡>
ep
ro.
~
~
'--'
¡~:'
e
r
"
...1
v
'1
1
.'
1';'-
~~
O
r,
IQ
?
O
"®
Sumador serial de 4 bits con su control Ti y el contador de 4 pulsos de reloj con la bandera Z.
Diagrama lógico a bloques del sumador serial
A~A+B , Q~C(i+ I ), B~B
después de
4 pul sos de reloj generados durante T2
y
Z; O. La palabra de control T2 es sostenida por el contador
que se activa al iniciarse T2
y
cuando alcanza el conteo de número de bits del registro a desplazar
entonces Z; I
y
el próx imo estado es TO 90mo lo muestra el siguiente diagrama de estados.
Z=1
s-o
S; I
Z=O
Diagrama de estados de l control sumador serial; s i no se activa in icio (S=O) entonces TO pennanece.
página 3-1 6